发布于: 雪球转发:0回复:4喜欢:0

$龙芯中科(SH688047)$

2K0300出来了, 这是一个极具性价比的小芯片板卡产品!

主要是对2K0500作了一些多余功能的删减,从而将成本和功耗大幅降低, 以更贴近于市场的需求!

很好!这应该是管理层对市场理解灵活态度的一个转变!以市场需求为导向,以后可能会不断出现极具性价比的更贴近市场需求的各类小芯片产品!不得不说这是一个比较好的战略!

通过不断推出自己极具性价比优势的各类小芯片产品, 以点带面抢占“农村”市场,一方面可以增加营收,一方面可以反哺推进高端芯片的研发和商业落地,最后点面结合形成星火燎原之势向wintel和aa的“城市”地盘进发!

全部讨论

“河海智慧水利1号芯”BX100E-HHU于2023年8月19日发布,“苏信一号”JSIT-M3201则于近日流片成功。这两颗CPU的相继诞生,标志着CPU设计技术已经从科研机构和芯片企业下沉到了211大学乃至职业学院。
  这两款CPU都属于SoC,它们都基于龙芯开源的OpenLA1000处理器核,LoongArch32 Reduced指令集架构,使用SMIC 180nm工艺流片。都集成了SDRAM、SDIO、MAC、SPI、I2C、UART、PWM、GPIO等一系列丰富的外设接口。它们都拥有出色的运算能力和低功耗特性,平均功耗≤0.5W。
  BX100E-HHU计划应用于水利、交通及能源等重点行业的嵌入式、物联网以及智能控制等领域的实际工作中。JSIT-M3201则针对车载应用进行了优化,预计将用于车载中控电脑并提供影音播放功能。
  两颗CPU都已经成功点亮并启动系统。下面分别是两款CPU和配套的工程板,看起来江苏信息职业技术学院的主板和软件设计得更加完善,不但搭配了彩色屏幕,还启动了图形化的操作系统。
两颗CPU有很多相似的地方,不只是外观上的相似,它们内部的功能模块也都是来自同一个提供者。简单地说,这两款CPU不是从零开始设计,而是用现成的IP核“组装”出的产物。
  看到“组装”两个字,是不是感觉一下子变Low了?但是,这不是组装电脑,而是组装芯片耶!组装芯片的学名叫SoC(System on Chip),称为系统级芯片或片上系统,就是把各种功能模块整合在一颗芯片中,提高芯片的集成度,减少独立芯片的数量。
  虽然IP核是现成的,但是师生们仍然需要完成RTL coding、系统仿真、FPGA验证、后端布局布线、流片、封测等一系列的集成电路设计、制造、测试任务,难度和工程量不是组装电脑可以比拟的。
  以往,整合SoC的技术被一些厂商宣传得天花乱坠,国内很多芯片企业购买国外的IP核组装成芯片,然后就宣称“自主设计”。现在这两颗由大学生组装的CPU中,所有IP核都来自国内企业,自然是更加纯粹的自主设计。
______________
龙芯的百芯计划
————————
  这两颗CPU的IP核、设计工具、教学资源等都来自于龙芯中科的“百芯计划”。
  百芯计划的主要内容是:计划在5至10年内,在全国范围选择百所高校,以校企合作的模式,共建百个“芯片联合实验室”。联合实验室将基于龙芯高校计划免费提供的IP,可联合第三方共同研发实用型的自主芯片,并形成产业化应用。通过百芯计划,将百个实验室联网形成基于龙芯自主芯片IP的生态圈,打造兼具自主创新、科研创新、服务地方经济和人才培养功能的产学研合作平台。
  百芯计划开源了两款升级版的CPU核心,分别是OpenLA500和OpenLA1000。这两款CPU核心都源自龙芯产品级的成熟设计,并允许学校联合其他企业用于产品研发。除了两款CPU核,龙芯还提供了其它各种IP核,可以用这些IP核整合出商业级的产品。
百芯计划配套的资源如下:
OpenLA500 处理器核:单发射、5 级流水、TLB、Cache、AXI I/F,可读 VerilogHDL代码;
OpenLA1000 处理器核:双发射、7 级流水、TLB、Cache、AXI I/F,可读 VerilogHDL代码;
其它 SoC IP:AMBA 总线互联、SDRAM Ctrl、SDIO Ctrl、MAC Ctrl、SPI Ctrl、I2C Ctrl、UART Ctrl、PWM、GPIO;
软件资源:GCC 工具链,QEMU 模拟器,指令集功能测试程序集,裸机执行环境、U-boot、Linux kernel,处理器核功能仿真验证环境,SoC 参考设计的软件仿真和 FPGA综合实现环境等。

04-15 09:24

业务自主,股价自焚

04-13 21:55

香橙派zero3,126元,4核a53,性能比这个开发版高很多,还带HDMI输出,说实话,性价比并不是太高